技术简介: 本发明公开了一种基于片上多处理器系统的动态自适应总线仲裁器,包括接口控制模块、随机数产生模块、动态“彩票”数产生模块、定时器模块和Lottery总线仲裁模块;随机数产生模块接收接口控制模…… 查看详细 >
技术简介: 本发明是基于硬件辅助虚拟化的进程内存安全保护方法,包括步骤1:加载进程内存监控模块;步骤2:受保护进程在启动时通知监控模块;步骤3:为受保护进程的受保护内存空间创建加密拷贝;步骤4:利…… 查看详细 >
技术简介: 本发明涉及一种基于FPGA的网络接口控制器,向接收卡发送流媒体数据,包括接口模块,包括RGMII接口,传送所述流媒体数据的回传数据,完成数据从媒体介入控制层到物理层或从物理层到媒体介入控制…… 查看详细 >
技术简介: 本发明涉及一种可配置流水信号处理核的高效率控制器,可配置流水信号处理核包括含有可重构计算阵列的运算单元与控制器,并外接软处理器核,控制器包括:寄存器组,配置寄存器接收软处理器核的配…… 查看详细 >
技术简介: 本发明涉及基于可重构计算阵列的协处理器,包括:主控制器,接收外部通用处理器发出的控制信息,再解析所述控制信息,并发出相应的配置指令,所述配置指令包括传输参数与算法参数;重构控制器,…… 查看详细 >
技术简介: 本发明提出了一种递归最大执行频度与最大执行深度的静态估计方法,该方法通过静态扫描程序源代码以定位递归作用域并收集递归中函数调用与返回的执行条件,然后引入可满足性模求解器来求解这些收…… 查看详细 >
技术简介: 本发明提供了一种可重构定浮点通用FFT处理器,既可以实现18位的定点FFT运算,也可以实现32位的单精度浮点FFT运算。所述处理器将定点运算器(包括乘法器和加法器)与主体结构相分离,定点运算器…… 查看详细 >
技术简介: 本发明的一种基于时分复用的自相关运算VLSI设计方法,包括如下步骤(1)通过FFT模块将源数据补零后做2的幂次方傅立叶变换,并输出一次中间结果;(2)将所述中间结果进行共轭点乘,并将二次中间…… 查看详细 >
技术简介: 本发明涉及一种高吞吐率的FFT加速器,特征在于包括数据存储模块,用于数据的读写与传输;地址生成模块,为数据存储模块提供数据传输的目标地址;FFT加速模块,对由数据存储模块输出的数据进行FF…… 查看详细 >
技术简介: 本发明涉及一种任意阶下三角复矩阵求逆运算方法,包括如下步骤:(1)设置一取倒单元,用于对N阶矩阵L的对角线元素进行取倒运算,并输出取倒后的矩阵;(2)设置一乘累加单元,用于接收所述取倒…… 查看详细 >
技术简介: 本发明公开一种带约束的非负矩阵分解方法及求解方法,矩阵分解是将一个稀疏矩阵R分解为两个矩阵U和V的乘积的过程,从而用于预测稀疏矩阵R中未知值,因此广泛应用于各类推荐系统中。而非负矩阵分…… 查看详细 >
技术简介: 本发明公开了一种基于Spark的分布式大规模矩阵乘法的矩阵计算方法,包括以下步骤:采用了一种基于分布式计算执行引擎Spark和单机线性代数库BLAS的系统框架;在该分布式系统中,定义与封装矩阵的…… 查看详细 >