无晶振CMOS时钟产生电路
本实用新型是关于无晶振CMOS时钟产生电路,包括:产生并输出高频正弦振荡信号的数控振荡器;电平转换模块,接收高频正弦振荡信号并输出单端模式输出的方波信号;可编程分频器,输出方波信号降频处理后的具有预定频率的时钟信号;占空比校正电路,输出占空比满足预定时钟占空比要求的调整后的时钟信号;频率锁定模块,在设置频率锁定控制信息的过程中与外部晶振连接,输出外部晶振的输出信号和可编程分频器的输出信号的频率差对应的频率锁定控制信息;非挥发性存储器。本实用新型能够使时钟产生电路的体积更小功耗更低,且可以利用低成本的CMOS技术在芯片内实现,从而提高了系统的集成度以及稳定性,降低了系统实现成本和功耗。