联系人:
所在地:
“存储墙”问题是制约计算机系统整体性能的瓶颈,对于高性能处理器系统设计是一个极大的挑战。本项目主要研究大规模片上多处理器的高性能存储系统结构。设计完成周期精准的结构级性能、功耗模拟器,主要在片上多处理器的缓存一致性协议、片上多处理器的异构存储层次、片上传输网络、在以I/O为中心的处理器存储结构、基于结构级功耗评估技术和低功耗存储结构等方面取得进展及成果。本项目在本领域重要期刊和国际会议上发表(含已录用)论文26篇,其中SCI收录7篇,EI收录9篇。获得授权国家发明专利4项,申请受理发明专利9项。培养毕业研究生15名(其中博士生9名和硕士生6名)。另外,本项目的部分研究成果已经应用于龙芯2号和龙芯3号处理器的设计中。