联系人: 哈尔滨工业大学
所在地: 黑龙江哈尔滨市
摘要:基于嵌入式处理器之间的零延时数据传输装置及方法,属于数据通信传输领域,本发明为解决具有FPGA和其他嵌入式处理器结构的系统中,数据吞吐量大导致系统性能过低的问题。本发明包括FPGA、嵌入式处理器、A存储器、B存储器和n个外部/内部数据源,FPGA1内部构建有数据源、数据输入切换模块、A存储器接口模块、B存储器接口模块和存储器切换模块,数据传输开始时,外部/内部数据源将数据写入A存储器,此时B存储器闲置,为状态1;当A存储器写满或达到预计存储容量后,开始将数据写入B存储器,A存储器的所有与FPGA1相连的引脚分别与嵌入式处理器的外部存储器接口的相应引脚直接相连,为状态2,重复状态1和状态2。