本发明公开了一种可以改进加法器性能的用于浮点加法器的舍入预测方法。
浮点加法器利用该方法实现的舍入预测单元同加法器的尾数加法器并行工作,产生包含舍入信息的规格化移位控制信号和尾数调整控制信号。后序单元利用规格化移位控制信号对尾数和与指数进行调整,可以得到包含舍入进位信息的规格化结果;再利用尾数调整控制信号对移位后的尾数进行调整,即可得到加法器最终结果。因此,采用此种预测单元的加法器,成功的将“符号确定”和“舍入”操作归入“规格化”操作中,减少加法器中的两级“消耗时间”的操作。浮点加法器该单元的面积以及关键路径延迟并不随着其所处理的操作数精度的增大而增加,因此它特别适用于高精度的加法器以及通过超大规模集成电路实现。