本发明公开了一种基于FPGA的速度自适应测量装置,FPGA芯片至少包括四倍频单元、分频器A、延时单元、计数器、零速度检测单元、锁存器A、自适应控制器、锁存器B和总线接口单元;分频器A对四倍频信号Mul进行2Pe分频,分频系数指数Pe和计数器的计数时钟信号Dclock由自适应控制器对计数器输出的时间计数值进行译码获得。本发明使用四倍频信号作为速度测量的检测信号,通过自适应控制器根据不同速度自适应地改变速度测量周期及计数时钟信号Dclock的频率,可有效提高低速速度测量的响应时间,保证速度测量精度的前提下降低系统功耗,可应用于低、中、高速的速度测量,电路简单灵活,特别适用于实时性要求很高和功耗要求低的控制系统。